Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
Scarica il documento per vederlo tutto.
vuoi
o PayPal
tutte le volte che vuoi
CPU
la capacità di trasferimento
05. Una limitazione dell'architettura di Von Neumann è
l'esecuzione sequenziale delle
operazioni
li costi legati alla produzione
l'estensibilità della linea
la scalabilità dei componenti
06. Quale tra queste non è una caratteristica dell'architettura di Von Neumann
non scalabilità dei
componenti
flessibilità di calcolo
modularità della struttura
semplicità di installazione lOMoAR cPSD| 9679654
07. L'unità di input/output
consente l'interazione dell'utente con la
macchina
elabora i dati
esegue calcoli matematici
consente solo l'inserimento dei dati lOMoAR cPSD| 9679654
08. Il bus
è un'operazione logica
è una linea di interconnessione tra i
componenti
è un registro di dati
è un comando di avvio
09. La memoria centrale
visualizza a video il risultato
è un'interfaccia di comunicazione
esegue l'elaborazione dei dati
memorizza i programmi e i dati
10. Il problema del collo di bottiglia è legato a
limitata larghezza di banda della memoria
scalabilità dei componenti
esecuzione dei programmi
interfaccia uomo-macchina lOMoAR cPSD| 9679654
Lezione 011
01. Nel flusso di esecuzione delle istruzioni
Il Program Counter non viene utilizzato
i dati degli operandi e il risultato vengono inseriti tutti in uno stesso registro
L’istruzione nell’Instruction
da eseguire è prelevata dalla memoria e scritta
Register
Le istruzioni passano dalla ALU al Program Counter
02. La fase id fetch corrisponde alla fase di
decodifica dell'istruzione
dell’istruzione
acquisizione
esecuzione dell'istruzione
calcolo binario
dell'istruzione
03. L'invio dei segnali di controllo sul bus per i trasferimenti è gestito da
unità di controllo
program counter
unità aritmetico logica
instraction register
04. La CPU è
l'unità parallela di controllo
l'unità parallela di esame
l'unità centrale di
elaborazione
l'unità di centrale d'ingresso
05. La frequenza degli impulsi di clock determina
il tempo di calcolo della
memoria lo spazio di memoria
dei registri
la velocità di esecuzione delle istruzioni della
CPU
la modalità di calcolo
06. L'ALU è
l'unità aritmetico logica
il registro delle operazioni aritmetico
logiche il registro indirizzi
l'unità associativo logica
07. Il Program Counter PC contiene
l'indirizzo dell'istruzione cancellata
l'indirizzo dell'istruzione corrente
l'indirizzo dell'istruzione precedente
l'indirizzo dell'istruzione successiva lOMoAR cPSD| 9679654
08. Il ciclo Fetch-Decode-Execute è
il flusso di esecuzione delle
istruzioni
un'operazione della ALU
il periodo in cui il calcolatore resta in stand-
by altro nome del clock
09. I registri generali della CPU sono registri composti da
10 bit
sono indefiniti
2, 4, o 8 byte
sono illimitati
10. Il tempo di accesso dei registri della CPU rispetto a quelli della memoria centrale è
molto più alto
molto più basso
pressocchè simile
non è calcolabile – –
11. Descrivere il ciclo Fetch Decode Execute
12. Riportare le componenti di una CPU e le loro caratteristiche lOMoAR cPSD| 9679654
Lezione 012
01. La capacità di una memoria è intesa come
il numero di operazioni che compie
il numero di bit che possono essere
memorizzati
il tempo di accesso alla memoria
la velocità con cui esegue le operazioni di lettura e scrittura
02. Il tempo di accesso di una memoria è
l’istante l’istante
il tempo che intercorre tra in cui un indirizzo è presentato alla memoria e in cui il dato viene memorizzato o reso
disponibile
l'istante temporale in cui la memoria manda il dato all'ALU
il periodo in cui la memoria resta in attesa
il tempo che la memoria impiega per accedere ai sui registri
03. Nella memoria RAM, l'accesso alle locazioni di memoria è
uniforme non
uniforme
casuale
nessuna delle precedenti
04. La velocità di accesso della memoria RAM è
10-20 nanosecondi
1-10 secondi
1-2 millisecondi
2-20 millisecondi
05. Mettere in ordine le memorie dalle più veloci alle più lente
cache - memoria di massa - RAM - registri CPU
registri CPU - cache - RAM - memoria di massa
memoria di massa - cache- RAM - registri CPU
RAM - registri CPU - cache - memoria di massa
06. La modalità associativa è
una modalità di accesso alla
memoria
un tipo di memoria
una modalità di controllo dei
registri una modalità di calcolo
07. La velocità di trasferimento di una memoria è
la velocità di immagazzinamento dei dati nell’unità
la quantità di dati trasferibili dalla memoria di tempo lOMoAR cPSD| 9679654
la velocità di spegnimento della memoria
la rapidità con cui si avvia una memoria lOMoAR cPSD| 9679654
08. Nelle memorie volatili
l'informazione è mantenuta solo in presenza di
alimentazione
l'informazione non viene memorizzata
l'informazione viene cancellata periodicamente
l'informazione è mantenuta anche in assenza di
alimentazione
09. La memoria cache è
una memoria piccola e lenta
una memoria grande e veloce
una memoria piccola e veloce
una memoria grande e lenta
10. La memoria ROM è
memoria di sola scrittura
memoria ad accesso casuale
memoria di lettura e scrittura
memoria di sola lettura
11. Descrivere il principio di località delle memorie lOMoAR cPSD| 9679654
Lezione 013
01. Il Seek time è definito come
tempo di ricerca per la selezione della traccia dovuto al tempo che la testina impiega per arrivare alla traccia
giusta
tempo di lettura di pit e land
tempo di scrittura di un disco
tempo di avvio del disco
02. I CD-R
sono scrivibili una sola
volta
nessuna delle precedenti
non sono scrivibili
sono riscrivibili più volte
03. Le memorie a stato solido sono caratterizzate da
minore resistenza agli urti
maggiore produzione di
calore
rumorosità assente
maggiore possibilità di rottura
04. La larghezza di una traccia dipende da
altezza dei dischi dell’accuratezza
dimensione della testina e del suo
posizionamento
numero dei dischi
numero dei settori
05. Nelle memorie ottiche l'informazione è codificata da
alternarsi di porte logiche
alterarsi di onde elettromagnetiche
sequenza di pit e land
sequenza di caratteri alfanumerici
06. L'hard disk è composto da
una sequenza di pit e
land una o più porte
logiche
una sequenza di dischi ottici l’archiviazione
uno o più dischi magnetici per dei dati
07. I tipi di memoria che sfruttano la tecnologia elettronica per la memorizzazione dei dati sono
le memorie ottiche
le memorie elettrostatiche
le memorie magnetiche
le memorie a stato solido lOMoAR cPSD| 9679654
08. Per la caratteristica di non volatilità
i dati memorizzati vengono cancellati
periodicamente i dati vengono sommati tra di loro
i dati memorizzati non si perdono allo spegnimento del
calcolatore
i dati memorizzati restano solo in presenza di alimentazione
09. Rispetto alla memoria principale, la memoria secondaria è
più lenta, meno costosa con minore capacità di memorizzazione
più lenta, meno costosa con maggiore capacità di
memorizzazione
sono pressochè similari
più veloce, più costosa con maggiore capacità di memorizzazione
10. La transfer rate (velocità di trasferimento del disco) dipende da
numero dei dischi
densità di registrazione e velocità di
rotazione
dimensione della testina
numero di bit lOMoAR cPSD| 9679654
Lezione 014
01. Quale tra queste non è una periferica d'ingresso
scanner
stampante
microfono
mouse
02. Le periferiche d'uscita
dell’elaborazione
mostrano i risultati prodotta dal
calcolatore
consentono l'inserimento dei dati
mostrano i risultati prodotti dal mondo esterno
consentono all’elaboratore di acquisire
informazioni
03. Rispetto alla CPU le unità di I/O sono
più lente
più veloci
hanno la stessa velocità
dipende dalle prestazioni della CPU
04. I buffer sono
registri di stato utilizzati per la sincronizzazione di I/O e CPU
registri di appoggio utilizzati nel trasferimento di dati tra CPU e unità di
I/O
registri di lettura e scrittura dei dati
registri di controllo per l'inizializzazione del dispositivi
05. Rispetto alle altre porte di I/O, le porte seriali
non consentono il trasferimento di dati
non richiedono un flusso di dati molto veloce
richiede un flusso di dati molto veloce
sono utilizzabili sono per la stampante
06. Nella modalità di gestione DMA
la CPU verifica costantemente se la periferica è pronta l’intervento
il trasferimento dei dati da e verso la memoria avviene senza della
CPU
il dispositivo I/O è gestito dalla memoria
la periferica invia i dati direttamente alla CPU lOMoAR cPSD| 9679654
07. Un interrupt è
un'operazione di cancellazione dei dati
un'interruzione improvvisa
dell'alimentazione
una richiesta di servizio dall'interfaccia I/O alla
CPU
un segnale di blocco della comunicazione lOMoAR cPSD| 9679654
08. Nella modalità polling
la periferica e la CPU intervengono in maniera alternata
le periferiche mandando un segnale di interrupt alla
CPU
la CPU verifica ad intervalli prefissati se le periferiche sono attive e se devono inserire o prelevare
dati
le periferiche segnalano alla CPU la loro richiesta di inserimento o prelievo di dati
09. I dispositivi di I/O permetto
la comunicazione dell'ALU con la CPU
il trasferimento dei dati da e verso il
calcolatore
il calcolo della velocità del processore
l'esecuzione delle operazioni artmetico logiche
10. I registri che contengono le informazioni di sincronizzazione tra le unità di I/O e la CPU sono
i registri i controllo
i registri IR e PC
i registri di appoggio
i registri di stato
11. Spiegare le modalità di interfacciamento tra processore e dispositivi di I/O
12. Spieg