CALCOLATORE
ELABORAZIONE
di le
altre
e
sui
UNITA dati coordina componenti
OPERA
BUS
INTERNO divisi
funzionali parte
Blocchi unitadi
di
controllo
in controllo
le
altre
PARTE Tutte
OPERATIVA dati la
funzionali di
REGISTRI cui CPUlavora
su
PERLA indirizzi
CELLE temporanea
BLOCCHI memorizzazione 1 0
N
bit BIT
SR di
limitato
N
DI 0
ultimo
Risultato
REGISTRO STATO SPECIALI 1
BITO c'è
1 HA
Overflow non
1
Bit 1 HA
UN no
RIPORTO
la
PC
di
registro Contiene
Programma
contatore all'Indiadellace
stringa
corrispondente
f f proxistrdamen prox
Cpu la
a istruzione
contenente
Il fase per
di feta
suo nera
viene
usato
contenuto
la C
della
far passare a
memoria
istruzione
prossima
Nei le il
PC
passi
decisionali istruzioni aggiornano
la lo
unsaltose
realizzando decisione richiede
presa
R
IstruzioneCorrente la
REGISTRO ff
trasferita durante
l'istruzione
memorizza
f tutta ff
l'esecuzione
exe fino prox
alla
per la dalla
Determina CPU
microsequenzaeseguita
MAR
REGISTROINDIRIZZI memorizza ogni che
delle si
cene trasferisce
volta
indirizzi la bus
oun al
da
verso
dato
UN'ISTR memoria Collegato
A l'ALU
REGISTRI dall
temporaneamente usati
e gli
con memorizzano operandi
oop collegati
il A
nel
risultato vienememorizzato registro
la
Registro ff
INT
Interruzioni col Ma
inizia prox
istruzione nel
trasferimentodell'indirizzodella l'istr
La il lettura
di
invia
e e
vapoi
nellamemoria CPU viene
segnale PC
il
all'IR
da li
dalla e Nel
CPU mentre
nell'MOR
acquisita 1
la l'ALU
delPC
nell'A attivando
Trasferisce 00
sommare
e per
stringa Il PC
il ff nel
vienetrasferito
PCalla risultato
prox
predisporre
per
ALU Svoloecalcolitrasformando
ARITMETICO
UNITA LOGICA numeri ovalori
in logici
stringhe
UNITÀdi CONTROLLO altri il
ALU
conRecistri comandandone
e friam
collegato componenti
alta
da clock ad
un
Temporarizzazione frequenza
estere
regolata
le
MEMORIACACHE didati l'indirizzo
celle
sue
eveloce
piccola
memoria o
contengono
copie il
MR Se
8
locaneve
se to none
n
ce
ne si
ne
Se la
il Busdi CPU
PER il
datonella
sistema vaalla cache
no e sovrascritto
memoria viene
Se
dati chepuò alla
Immagazzina dare dato
CPU
istruzioni unaltro
un
prende ne sovrascrive
ricevere nuovo
o o
finito grado stringacoste
insieme di
dicene una
in memorizzare
tot Messo
N 1 l'indirizzo
da
di è
numerinaturali Binario
celle ai N codice
in
vengonoassociate e
La che
che l'indirizzo
su indica
contattielettrici
riceve
memoria indica e
una
pin un
appositi stringa
piedini segnale
è
se scrittura
lettura
di o
un'operazione
La il
letturamantiene cella
della
contenuto
Nella
scrittura la
viene
sovrascritto stringa
precedente
I il della NEK fase
parametri K
centrale sono deciso
memoria
frammento in
per di
p CPU
progettazione
h
bit
i cella
di mondoesterno
col
collegati A comunicare
All'ESECUTORE
PER
PERIFERICHE PERMETTERE
la
2 CPU
Trasferimento
funzioni DATI
CON il delle
di
CPU
Consentire alla controllare funzionamento periferiche
PdR lana
dati
Registri registro della dati
periferica periferica
dalla
memorizza
PSR
statodella chediceallaCpu
di
registro info
Periferica della
o contiene
unastringa su
funzionamento periferica
di PCR il
e
registro che
controllo i può
il della
attivare
deattivare modificare
o gnamento
solo
dato modificato
viene
periferica questo
bus 110
di 110
più le
interfacce poterle
essendoci Bus
indirizzi
collegando e
occorre selezionare al aggiungendo
110
tra la 110
CPU
CPU
bus
al
un deve
e siattiva
Quando un
con
collegamento interagire
il il
110
le Bus
Bus
di di
sistema è sistema
con veloce
cui è
e a
Collega ponte
collegato
di
Trasferimento dati
consente multicast
e
broadcast
istruzioni Punto_punto
linee
formato da elettriche MAR
CPU mar
tramite e
A
COLLEGATO MEMORIA PIN
I
TRAMITE
110 i
tramite registri
1Bus
e n'di i
mar
indirizzi pin
3
diviso cou
dava max
in di
linee cene
memoria
alla
CPU memoria mar
2 Pinn'di
Busdati e
linee omonimo
3 Pm
Buscon fino alto
onun
i co
n a un
Le formato
delle
sono istruzioni
istruzioni il
codificatesecondo dati in
sonomemorizzate
e istruzioni zone
diverse
della centrale
memoria tipo
è
Un'istruzione 1 di
campi 4Bit
codice istruzione
in operativo
suddivisa il
bit
2
3 come
operando interpretare campooperando
bit il
2mododi indica d
lo i
valore
indirizzamento immediato
m o
d
l'indirizzo del
i datosu
diretto
m leggo
cui
O Assemblatore del
mnemonica macchina
linguaggio linguaggio
rappresentazione
O
Istruzioni Salto
di sono
passi
decisionali
1 ist salto
di incondizionato un
salto
producono sempre
La il IR
è da PC
micro trasferimento dell'operando a
sequenza
Dopotermina 88
si prox
alla
e passa V
2 la
ist di salto salto
solo
condizionato è
è condizione istruzione
se se
verificata
una prossima
V
Se la ist
è dell'ist è
di
salto sarà all'indirizzo
non quella
quella prox
Sebite 1 saltasennò no
successivo
di
istruzioni è nellamemoria
dell'algoritmo
sequenza di
istruzionicomposte
di composte microperazioni
microsequenza
col FASE
DI
della
iniziano alla FETCH
che della CPU
trasferimento l'istruzione
microsequenze memoria
codifica
stringa di
1 da
trasf
di
FASEDI 11
men CPU
ESECUZIONE degli esecuzione
sottorase operandi a
2 calcolo
trasf della Mem
dei CPU
-
Informatica Teoria
-
Teoria python
-
Fondamenti di Informatica: teoria
-
Fondamenti di Informatica - Teoria