Architettura calcolatori

Vengono presentati gli elementi principali di un calcolatore. Per la sua maggior semplicità di presentazione è stata presa come riferimento un’architettura RISC (Reduced Instruction Set Computer), quella del processore MIPS1. La descrizione del processore parte con la presentazione di un insieme semplificato delle istruzioni e prosegue poi con la realizzazione di un semplice modello dell'hardware necessario per l’esecuzione di queste istruzioni. Il modello del processore così ottenuto viene poi modificato in modo da adattarlo alla esecuzione delle istruzioni in pipeline. Vengono infine presentate le caratteristiche principali delle memorie cache, necessarie per realizzare un sistema di memoria in grado di soddisfare le esigenze dei processori più recenti.

  • Esame di Sistemi embedded docente Prof. L. Pomante
  • Università: L'Aquila - Univaq
  • CdL: Corso di laurea magistrale in ingegneria delle telecomunicazioni
  • SSD:
I contenuti di questa pagina costituiscono rielaborazioni personali del Publisher Atreyu di informazioni apprese con la frequenza delle lezioni di Sistemi embedded e studio autonomo di eventuali libri di riferimento in preparazione dell'esame finale o della tesi. Non devono intendersi come materiale ufficiale dell'università L'Aquila - Univaq o del prof Pomante Luigi.

Altri contenuti per Sistemi embedded

 
Gratis
 

Sistemi Embedded


· L'Aquila - Univaq
Gratis
 

SystemC


· L'Aquila - Univaq
Gratis

Altri contenuti per Ingegneria delle telecomunicazioni

 
Gratis
 

Sistemi Embedded


· L'Aquila - Univaq
Gratis
 

SystemC


· L'Aquila - Univaq
Gratis
Trova ripetizioni online e lezioni private